学位论文 > 优秀研究生学位论文题录展示

动态扩展相容性扫描树

作 者: 罗成谞
导 师: 尤志强;袁天成
学 校: 湖南大学
专 业: 软件工程
关键词: 全扫描测试 扩展相容性扫描树 DCScan结构 扫描链阻塞 低功耗测试
分类号: TN407
类 型: 硕士论文
年 份: 2010年
下 载: 8次
引 用: 0次
阅 读: 论文下载
 

内容摘要


全扫描测试是最有效和流行的可测性设计技术之一。全扫描测试技术将时序电路的测试产生问题转化为组合电路的测试产生问题,降低了测试生成的复杂度,并提高了故障覆盖率。但是,测试应用时间、测试数据量和测试功耗都大大增加。全扫描测试技术的测试应用时间依赖于扫描链的长度。压缩扫描测试结构依靠引入扫描链并行模式减少了大量测试应用时间,考虑到外部扫描端口与内部扫描链之间的关联性制约,如何在输入端桥接外部扫描输入与内部多条并联扫描链是一个较为复杂的问题且不得不折中考虑其它因素。对此,基于扫描单元相容性构造的扫描测试结构应运而生,一种是测试向量在不同相容类的扫描单元之间以扩散方式传递,如扫描树技术;另一种是测试向量在同一相容类的扫描单元之间以数据拷贝的方式传递,如DCScan结构。它们都极大地降低了测试应用时间与测试功耗。本文基于扫描树结构和DCScan结构展开研究。针对扫描树测试结构中树形扩散扫描方式存在的三个问题:冗余功耗较大,输出端口太多,测试响应压缩容易产生别名,本文提出了一种低硬件开销的动态扫描树结构。该结构通过扫描链阻塞和输出路径的动态重组,解决了上述问题,并兼容多扫描链压缩器。实验结果表明了该结构的性能,对于ISCAS’89标准电路,对比原扩展相容性扫描树结构,在测试响应的数据量最多平均减少97.19%时,测试功耗平均降低36.4%;在测试响应的数据量平均减少88.77%时,测试功耗平均降低69.6%。针对基于扫描单元相容性构造的扫描测试结构中测试响应同步输出引发的问题,本文提出了分时激活扫描输出方法。在动态扩展相容性扫描树结构中,分时激活输出能在保持最少输出时降低大量的功耗;在DCScan结构中,分时激活输出方法极大地减少了输出端口数,并降低了扫描移位时的峰值功耗。

全文目录


相似论文

  1. 数字电路测试中扩展相容性多扫描树设计,TN79
  2. SoC测试优化及其应用技术研究,TN407
  3. 基于CircularScan结构的低费用测试方法研究,TN47
  4. 集成电路低功耗测试方法研究,TN407
  5. 液晶驱动控制芯片可测性设计方法学研究,TN492
  6. 基于折叠计数器的集成电路低功耗BIST研究,TN406
  7. 低功耗SoC测试技术及基于状态种子的BIST策略研究,TN47
  8. 确定性逻辑内建自测试技术研究,TN407
  9. 基于片段间转移的低功耗测试结构研究与实现,TN407
  10. 电路故障诊断可测性设计及低功耗测试研究,TN407
  11. SoC低功耗测试技术和温度意识测试规划研究,TN47
  12. VLSI扫描测试中的低功耗测试方法研究,TN407
  13. 功率器件热阻的测量分析,TN407
  14. 基于超声激励的倒装芯片缺陷检测技术研究,TN407
  15. 基于主动红外和超声扫描的倒装芯片缺陷检测研究,TN407
  16. EPA网络芯片验证平台的设计与实现,TN407
  17. 数字集成电路测试仪测试通道电路设计,TN407
  18. 光刻可行性测试的实现及其优化方法,TN407
  19. 先进EFA电性失效分析定位技术及其PFA物理验证技术研究,TN407
  20. 基于PXI的通信芯片低成本测试方案,TN407
  21. 寄存器文件的可测性设计与实现,TN407

中图分类: > 工业技术 > 无线电电子学、电信技术 > 微电子学、集成电路(IC) > 一般性问题 > 测试和检验
© 2012 www.xueweilunwen.com