学位论文 > 优秀研究生学位论文题录展示
流水线模数转换器后台数字校正算法研究
作 者: 吴楚彬
导 师: 解光军
学 校: 合肥工业大学
专 业: 微电子学与固体电子学
关键词: 流水线模数转换器 非理想性 后台数字校正
分类号: TN792
类 型: 硕士论文
年 份: 2013年
下 载: 15次
引 用: 0次
阅 读: 论文下载
内容摘要
在各种结构的模数转换器(Analog-to-Digital Converter, ADC)中,流水线ADC因其能够同时做到较高的分辨率以及采样率,得到了广泛的应用,如视频图像处理系统、无线通讯系统以及数字收发基站等。然而,流水线ADC会受到各种非理想因素的影响,并且随着工艺尺寸和电源电压的降低,这些非理想因素对模拟电路设计带来了更加严峻的挑战。因此,人们开始使用各种辅助技术来校正或补偿模拟电路中的误差。在各种辅助校正技术中,后台数字校正技术是目前的热点研究方向,因为其能够在不中断模拟电路正常工作的前提下,实时监测并校正环境变化所带来的影响。本论文通过对流水线ADC中各种非理想因素的分析,提出了一种基于伪随机信号相关性注入的后台数字校正算法,用于校正流水线ADC中由于电容失配以及余量放大器的谐波失真所带来的影响。这种方法通过在余量增益数模转换器中注入伪随机信号,使其受到电路中非理想因素的影响,并反映在输出的数字编码中。然后通过伪随机序列相关性的方法,在后端的数字信号处理中把这些非理想因素提取出来,并最终补偿流水线ADC的输出。与现有的方法不同,本论文提出的校正方法把电容失配与谐波失真作为一个整体提取出来,并且只需要一组伪随机量的注入。同时,还使用了一种特定的伪随机序列,以满足校正算法的要求,使得该算法具有快速的收敛速度。本论文还改进了流水线ADC的第一级结构,以解决伪随机信号幅度与输入信号范围的矛盾关系。通过对流水线ADC进行建模仿真,得到经过校正之后,ADC的SFDR从校正前的55.5dB提高到了98.5dB; SNDR从校正前的41.8dB提高到了78.2dB。最后对流水线ADC进行了电路级的分析和设计,改进了一种具有高线性度采样开关的采样保持电路;并设计了高增益的增益自举运算放大器及其他电路模块。对各电路模块及整体电路作了仿真,仿真得到ADC的ENOB为12.685bit,SFDR为87.026dB。
|
全文目录
摘要 5-6 ABSTRACT 6-8 致谢 8-14 第一章 绪论 14-18 1.1 研究背景 14-15 1.2 国内外研究现状 15-16 1.3 论文主要工作及组织结构 16-18 第二章 模数转换器概述 18-26 2.1 模数转换器基本原理 18-19 2.2 模数转换器的主要性能参数 19-21 2.2.1 静态参数 19-20 2.2.2 动态参数 20-21 2.3 常用模数转换器结构介绍 21-25 2.3.1 全并行快闪ADC 21-22 2.3.2 两步式快闪ADC 22-23 2.3.3 逐次逼近ADC 23-24 2.3.4 流水线ADC 24-25 2.3.5 过采样ADC 25 2.4 小结 25-26 第三章 流水线模数转换器概述 26-40 3.1 数字误差校正技术 26-27 3.2 流水线ADC的基本模块 27-30 3.2.1 Sub-ADC的结构 27-28 3.2.2 余量增益电路 28-30 3.3 流水线ADC的非线性分析 30-39 3.3.1 Sub-ADC中的非线性源 30 3.3.2 开关的非线性 30-31 3.3.3 电路噪声 31-34 3.3.4 运放的有限增益 34-36 3.3.5 运放的有限带宽 36-37 3.3.6 电容失配 37-39 3.4 总结 39-40 第四章 后台数字校正算法 40-57 4.1 校正技术的分类 40-42 4.1.1 模拟校正技术 40-41 4.1.2 数字校正技术 41-42 4.2 本文的后台数字校正算法 42-52 4.2.1 流水线第一级结构的改进 42-44 4.2.2 提出的后台数字校正算法的原理 44-52 4.2.3 伪随机序列 52 4.3 算法的仿真验证 52-56 4.4 总结 56-57 第五章 流水线模数转换器电路设计 57-80 5.1 高性能采样保持电路 57-63 5.1.1 采样开关中的非线性分析 57-59 5.1.2 改进的高性能采样保持电路 59-61 5.1.3 仿真结果 61-63 5.2 运算放大器 63-74 5.2.1 单级电流镜式运放 64-65 5.2.2 两级密勒补偿运放 65-67 5.2.3 套筒式运放 67-68 5.2.4 折叠式共源共栅运放 68-69 5.2.5 增益自举运放 69-74 5.3 开关电容共模反馈 74-75 5.4 偏置电路 75-76 5.5 比较器 76-77 5.6 时钟电路 77-78 5.7 系统仿真结果 78-79 5.8 总结 79-80 第六章 总结及下一步工作 80-81 6.1 总结 80 6.2 下一步工作 80-81 参考文献 81-86 攻读硕士学位期间发表的论文 86
|
相似论文
- 14比特100兆采样/秒流水线模数转换器研究与设计,TN792
- 适用于多模无线通信系统的可重构流水线模数转换器研究与设计,TN792
- 高速高精度流水线模数转换器关键单元的设计,TN792
- 结合数字校正技术的纳米CMOS流水线ADC设计,TN792
- 高速高精度流水线模数转换器设计研究,TN792
- CMOS图像传感器中高速、低功耗Pipelined ADC设计与优化,TN792
- 流水线模数转换器校正电路的研究与设计,TN792
- 12bit-100MHz流水线模数转换器关键单元的研究与设计,TN792
- 一种高速流水线型模数转换器的设计与实现,TN792
- 低电压高性能流水线模数转换器的结构研究与实现,TN792
- CMOS图像传感器中低功耗流水线ADC的设计,TN792
- 一种高速流水线结构模数转换器的设计,TN792
- 基于流水线模数转换器的子ADC的研究与设计,TN792
- 中空纤维膜器内青霉素G的传质行为研究,TQ465.1
- 移动检测型CIS中低功耗流水线模数转换器的设计,TN792
- 基于802.11ac标准的射频前端非理想性对系统性能影响的研究,TN92
- 流水线模数转换器的数字校准算法研究,TN792
- 低功耗CMOS流水线模数转换器的电路结构研究与实现,TN792
- 10位65MHzADC系统分析及MDAC设计,TN792
- 基于不同域的流水线ADC数字校准方法的设计与实现,TN792
中图分类: > 工业技术 > 无线电电子学、电信技术 > 基本电子电路 > 数字电路 > 数模、数模转换电路
© 2012 www.xueweilunwen.com
|