学位论文 > 优秀研究生学位论文题录展示

数字信号处理器中的乘加器设计及其低功耗优化

作 者: 孙偲彦
导 师: 毛志刚;蒋剑飞
学 校: 上海交通大学
专 业: 电路与系统
关键词: Booth编码 Wallace树压缩 进位选择 低功耗
分类号: TP368.1
类 型: 硕士论文
年 份: 2010年
下 载: 86次
引 用: 0次
阅 读: 论文下载
 

内容摘要


在数字信号处理器(DSP)设计中,乘加操作是DSP的关键部分,乘加器决定时钟周期且占据相当大的芯片面积,单位时间内能够完成乘加操作的数量是衡量DSP芯片性能的一个重要指标。本文的工作内容是基于数字信号处理器的乘加器的优化设计,首先在分析传统修正Booth编解码实现电路的基础上,提出一种新的低功耗编解码电路实现方案,设计具有较小开销的压缩树形,完成了17位带符号二进制数相乘的压缩过程。对于压缩完成后最终双输入的累加过程,设计采用平方根分组进位结构的混合加法器实现。最后提出一种有效的结构实现通用信号数字处理其所需的分数模式、零检测、饱和溢出控制、舍入操作等异常处理功能,提高判断效率。和传统的Booth编码性能比较,这种有限符号扩展结合乘加操作一步进行与混合加法器的结构在速度方面最快能提高20%,硬件资源最多能减少37%。该乘法器在一个时钟周期内可以完成17位有符号二进制数乘法运算和乘加运算,频率可达90MHz以上。在乘加器设计完成后使用了W.C.的改进Booth编码电路、动态编码、DOT、SPST、门控信号、NDA等技术优化算法,通过理论分析与综合后仿真实验,改善乘加器的功耗指标。论文完成乘加器的物理设计,并进行后仿真,实验表明低功耗优化具有一定的效果。

全文目录


摘要  5-6
ABSTRACT  6-12
第一章 绪论  12-18
  1.1 课题意义及来源  12-13
  1.2 DSP 的发展及特点  13-14
  1.3 DSP 乘加器的研究与发展  14-15
  1.4 论文安排  15-18
第二章 DSP 乘加器的原理与关键技术  18-28
  2.1 DSP 乘加器的基本架构  18-20
  2.2 分数模式  20
  2.3 BOOTH编码  20-25
    2.3.1 基2800th 编码  20-22
    2.3.2 修正(基4)Booth 编码  22-25
  2.4 华莱士树压缩  25-27
    2.4.1 阵列乘法器  25
    2.4.2 Wallace 树  25-27
  2.5 本章小结  27-28
第三章 BOOTH 编码与华莱士树压缩的设计  28-40
  3.1 修正BOOTH编解码的不同实现  28-30
  3.2 压缩阵列有限符号位扩展  30-36
    3.2.1 一般无限符号扩展  30-31
    3.2.2 有限符号扩展的推导  31-36
  3.3 压缩树中加数C 的合并  36-39
  3.4 本章小结  39-40
第四章 混合加法器设计和异常处理  40-46
  4.1 乘加器的最终混合加法器  41-42
    4.1.1 进位选择加法器  41-42
    4.1.2 混合加法器结构  42
  4.2 乘加器的异常处理  42-45
    4.2.1 零检测器  43
    4.2.2 溢出/ 饱和逻辑  43-44
    4.2.3 舍入器  44-45
  4.3 性能比较  45
  4.4 本章小结  45-46
第五章 乘加器低功耗优化与后端设计  46-72
  5.1 动态BOOTH编码选定  47-50
  5.2 动态操作数变换(DOT)  50-53
  5.3 毛刺功耗抑制技术(SPST)  53-57
    5.3.1 改进Booth 编码电路内实现SPST  54-55
    5.3.2 时序可行性分析以及乘加器压缩树中SPST 的应用  55-57
  5.4 邻近相关法(NDA)  57-60
  5.5 门控信号(GATED SIGNAL)的应用  60-62
  5.6 物理设计与测试平台搭建  62-67
    5.6.1 物理设计  62-64
    5.6.2 仿真测试平台搭建  64-67
  5.7 功能验证与性能分析  67-71
    5.7.1 功能验证  67-68
    5.7.2 后端性能分析  68-70
    5.7.3 低功耗优化带来的影响  70-71
  5.8 本章小结  71-72
第六章 总结与展望  72-74
  6.1 主要工作与创新点  72-73
  6.2 后续研究工作  73-74
参考文献  74-77
致谢  77-78
攻读硕士学位期间已发表或录用的论文  78-81
上海交通大学学位论文答辩决议书  81

相似论文

  1. WCDMA终端测试仪中低功耗、低杂散频率合成器的研究与设计,TN74
  2. 嵌入式处理器取指单元关键部件低功耗技术研究,TP332
  3. 基于65nm工艺的高性能音频∑△模数转换器的研究与实现,TN792
  4. 低功耗、多主接口、多图层的液晶控制器设计,TN873.93
  5. 基于IPv6的无线传感器网络的移动性管理技术研究,TP212.9
  6. 基于嵌入式Linux系统的低功耗方案的设计与实现,TP368.1
  7. 高性能微处理器RTL级和体系结构级低功耗设计关键技术研究,TP332
  8. 基于Soc的低功耗无线温湿度采集系统,TN47
  9. SoC芯片的低功耗物理设计研究,TN47
  10. 应用于通信系统的低功耗、可重构数模转换器的研究与设计,TN792
  11. 10-bit 50-MS/s低功耗流水线模数转换器设计,TN792
  12. 一种用于MCU的低功耗电源系统设计,TN432
  13. 基于差分时域比较器的逐次逼近模数转换器的研究和设计,TN792
  14. 基于ZigBee的无线病房呼叫系统便携终端的设计,TN99
  15. 移动检测型CIS中低功耗流水线模数转换器的设计,TN792
  16. 长时间海底声音采集技术研究,P733.22
  17. 用于LTE-TDD下行系统的MIMO检测器的研究与实现,TN919.3
  18. SoC测试优化及其应用技术研究,TN407
  19. 低功耗16位精度Sigma-Delta调制器设计,TN761
  20. 高压输电线路绝缘子在线监测关键技术研究,TM216
  21. 低功耗片内LDO设计,U463.6

中图分类: > 工业技术 > 自动化技术、计算机技术 > 计算技术、计算机技术 > 微型计算机 > 各种微型计算机 > 微处理机
© 2012 www.xueweilunwen.com