学位论文 > 优秀研究生学位论文题录展示
基于SOPC的千兆以太网适配器的设计与实现
作 者: 陈亮
导 师: 冯丹
学 校: 华中科技大学
专 业: 计算机系统结构
关键词: 千兆以太网 适配器 现场可编程逻辑门阵列 可编程片上系统
分类号: TN915.05
类 型: 硕士论文
年 份: 2008年
下 载: 388次
引 用: 7次
阅 读: 论文下载
内容摘要
将千兆以太网技术应用在对象存储系统,能提供高速、廉价、可扩展的网络互联。采用可编程片上系统SOPC(System On Programmable Chip)的方法实现千兆以太网适配器能有效发挥SOPC在软硬件定制及系统扩展方面的优势,满足对象存储系统的需求。详细分析了千兆以太网IEEE802.3z协议,研究了千兆以太网适配器的系统架构和工作原理,提出了在现场可编程逻辑门阵列FPGA(Field Programmable Gate Array)芯片上采用可编程片上系统SOPC方法实现千兆以太网适配器的设计方案。设计并完成了千兆以太网媒体访问控制GEMAC(Gigabit Ethernet Media Access Control)接口逻辑。GEMAC接口逻辑的设计采用Verilog HDL硬件描述语言完成,实现了MAC层的所有功能,支持标准的1.25Gbps的千兆以太网应用,可用于点对点拓扑和交换拓扑,实现串行高速比特流的收发;MAC层完成以太网帧的收发和全双工流量控制,帧发送引擎将上层交付的数据组装成标准的以太网帧格式发送出去,帧接收引擎处理帧接收过程中出现的帧目的地址错误、帧校验错误等各种情况;流量控制模块通过Pause帧的识别与控制,完成端到端的流量控制。通过Avalon总线接口,将GEMAC接口逻辑与聚合/分散DMA(Scatter-Gather DMA,SGDMA)模块配合,高效读写DDR存储器。在设计过程中,从资源和时序的角度,对硬件描述语言编码、逻辑综合、布局布线、时序约束作了一些优化,达到提高系统性能的目的。同时,构建了一个系统级的测试平台,完成了千兆以太网适配器的功能验证和性能评估。
|
全文目录
相似论文
- 基于千兆网的双相机高速同步采集系统设计,TP274.2
- LXI-VXI适配器研制,TP274
- HART无线适配器的研究与设计,TN915.05
- 多DSP并行航迹规划系统接口驱动程序设计与实现,TP368.12
- 基于DSP的嵌入式眼动跟踪系统设计与实现,TP368.1
- 基于PCI-E接口数据采集系统FPGA设计与实现,TN791
- 基于FPGA的3G误码仪的设计与研究,TN929.5
- 基于事件的跨平台移动应用开发框架设计与实现,TP311.52
- 基于DSP阵列及千兆网接口的彩超信号处理系统设计与实现,TN911.7
- 基于FPGA的大型户外全彩色LED屏控制系统设计,TN873
- 基于SOPC的数字语音滤波器的设计与实现,TN713.7
- 传感器网络接口及多传感器融合技术研究,TP212.9
- 电信领域中XML与LDAP适配技术的研究,TP311.10
- 基于SSH的电信主动营销系统的开发,TP311.52
- 液晶显示控制器设计及其在PSoC实验平台上的应用,TN873.93
- 基于异构FPGA的行为综合研究,TN791
- Modbus与CAN总线协议适配器的设计与实现,TP273
- 千兆以太网成帧模块的设计与实现,TP393.11
- 设计模式在RoseReplicator GUI中的应用,TP311.52
- 基于CDMA的ISPP系统设计与实现,TP311.52
- 企业应用集成中间件管理系统的设计与实现,TP311.52
中图分类: > 工业技术 > 无线电电子学、电信技术 > 通信 > 通信网 > 一般性问题 > 通信网设备
© 2012 www.xueweilunwen.com
|