学位论文 > 优秀研究生学位论文题录展示

CMOS片上变压器建模及2.4GHz射频前端关键模块设计

作 者: 康劲
导 师: 孙玲玲;余志平
学 校: 杭州电子科技大学
专 业: 电路与系统
关键词: CMOS 对称互绕变压器 低噪声放大器 混频器 电流复用
分类号: TN432
类 型: 硕士论文
年 份: 2010年
下 载: 102次
引 用: 1次
阅 读: 论文下载
 

内容摘要


无线通信技术的迅猛发展带动了信息产业的整体发展,作为无线传输设备核心器件的射频集成电路(RFICs)不断朝着高性能、高集成度、低功耗和低成本方向发展。CMOS工艺有着先天的优势:高集成度(与基带、数字信号处理模块工艺兼容)、低成本,而且CMOS随着特征尺寸的缩小,射频性能不断提高,高精度的射频器件模型及RFIC设计成为当前的研究热点。在CMOS射频集成电路中,变压器是一种重要的无源片上元件,它广泛地应用在阻抗匹配、单端信号与差分信号的相互转换、隔离等,以获得更高的集成度,另外还可以用在低压电路中提供无电压摆幅损耗的耦合等。由于CMOS硅基衬底的导电性,变压器在高频时主要受到四种高频效应的影响:电流拥挤效应、导体间的寄生电容、容性衬底耦合、感性衬底耦合,这些高频效应不仅大大降低了它的品质因数,而且给建模带来了困难。本文分析了这些高频效应并提出了一种新的片上螺旋变压器固定尺寸的集总参数等效电路模型,该等效电路模型采用一个Transformer Loop以及并联RC网络来表征磁性衬底耦合效应和衬底横向损耗,同时采用两个阶梯四元件结构分别表征主次线圈电感的趋肤效应、邻近效应,实现级联电阻的非频变性。接着在该固定尺寸模型的基础上提出了一个简化的可参数化的双端口“1-π”模型,并且对模型参数提出了一套解析的公式,使得电路里每个元件的值都可以根据器件的几何尺寸计算出来。采用SMIC 0.18μm RF CMOS工艺制作了七个不同尺寸的变压器,经验证,测试结果与这两类模型的仿真结果在自谐振频率范围内能精确的吻合,说明这两类模型以及Scalable规则是比较合理的。低噪声放大器和下变频混频器是接收机射频前端的关键模块,其性能决定了接收机的灵敏度和动态范围等指标。本文在二端口网络噪声理论的基础上,详细分析了四种共源低噪声放大器的优化方法,并设计了两种不同结构的低噪声放大器:一种为带附加电容的电感负反馈低噪声放大器,该低噪声放大器在功耗约束下能同时达到噪声匹配和功率匹配;另一种为电流复用的两级共源低噪声放大器,这种结构采用电流复用技术并且在输入管和cascode管之间增加谐振电感来同时实现低功耗和高增益。本文还设计了一个采用电流复用的Gilbert混频器。在分析混频器的基本原理和主要性能指标后,重点研究了Gilbert混频器的增益、噪声、线性度及相应改进方法,接着按照各性能指标之间的折中关系设计了一款采用电流复用注入技术的混频器,该混频器同时实现了高的转换增益和低的噪声系数。上述电路采用SMIC 0.18μm RF CMOS工艺完成了电路设计、仿真和版图设计。仿真结果如下:工作频率为2.4GHz,LNA噪声系数为1.7dB,S11、S22小于-30dB,功率增益为23 dB,在1.8V的电压下仅消耗2mA;Mixer在中频为2MHz时单边带噪声系数是7.5dB,转换增益为17dB,输入三阶交调点为-3.2dBm,消耗电流为6.8 mA。仿真结果表明所设计的电路满足了设计指标。

全文目录


摘要  5-7
ABSTRACT  7-12
第一章 绪论  12-18
  1.1 选题背景和意义  12-13
  1.2 CMOS 射频集成电路研究现状  13-14
  1.3 射频接收机的系统架构  14-17
  1.4 论文的主要内容和组织结构  17-18
第二章 对称互绕变压器的建模  18-44
  2.1 ADS Momentum 仿真器介绍  18-21
  2.2 CMOS 硅基衬底上平面变压器的高频效应  21-26
    2.2.1 金属微带线的趋肤效应和邻近效应  22-23
    2.2.2 硅基衬底上平面变压器的寄生电容  23-24
    2.2.3 导电衬底的容性寄生耦合损耗  24-25
    2.2.4 导电衬底的感性寄生耦合损耗(涡流效应)  25-26
  2.3 片上螺旋变压器模型的分类  26-28
  2.4 对称互绕变压器的新模型  28-33
    2.4.1 新模型的物理解释  29-30
    2.4.2 新模型中的参数提取和计算  30-32
    2.4.3 变压器的测试与模型验证  32-33
  2.4 参数化等效电路模型  33-43
    2.4.1 双端口“1-∏”模型  33-34
    2.4.2 参数化(Scalable)规则  34-37
    2.4.3 Scalable 模型的验证  37-43
  2.5 本章小结  43-44
第三章 CMOS 低噪声放大器设计  44-64
  3.1 LNA 噪声的分析  44-48
    3.1.1 二端口网络噪声分析  45-46
    3.1.2 MOS 管的二端口网络噪声分析  46-47
    3.1.3 LNA 的噪声源  47-48
  3.2 LNA 的拓扑结构  48-51
    3.2.1 并联电阻的共源放大器结构  48-49
    3.2.2 共栅放大器结构  49-50
    3.2.3 并联-串联反馈放大器结构  50
    3.2.4 源级电感负反馈共源放大器结构  50-51
  3.3 LNA 的经典优化技术  51-56
    3.3.1 CNM 技术  51-52
    3.3.2 SNIM 技术  52-53
    3.3.3 PCNO 技术  53-54
    3.3.4 PCSNIM 技术  54-56
  3.4 低功耗低噪声放大器的设计  56-63
    3.4.1 传统型cascode 低噪放设计  56-58
    3.4.2 两级共源电流复用低噪放设计  58-60
    3.4.3 电路设计及仿真结果  60-63
  3.5 本章小结  63-64
第四章 混频器设计  64-89
  4.1 混频器的基本原理和性能参数  64-68
    4.1.1 混频器的基本原理  64-65
    4.1.2 混频器的主要性能指标  65-68
  4.2 混频器的分类  68-72
    4.2.1 无源混频器  68-70
    4.2.2 有源混频器  70-72
  4.3.Gilbert 混频器的分析  72-80
    4.3.1 Gilbert 混频器的转换增益分析  72-73
    4.3.2 Gilbert 混频器的噪声分析  73-75
    4.3.3 Gilbert 混频器的线性度(IIP3)分析  75-77
    4.3.4 Gilbert 混频器的两阶线性度(IIP2)分析  77-80
  4.4 混频器电路的设计  80-85
    4.4.1 跨导级电路设计  80-81
    4.4.2 开关级设计  81
    4.4.3 负载电路设计  81-82
    4.4.4 电流注入电路  82-83
    4.4.5 偏置电路的设计  83-85
    4.4.6 输出级电路  85
  4.5 仿真结果  85-88
    4.5.1 射频输入端口匹配  85-86
    4.5.2 转换增益  86
    4.5.3 噪声系数  86-87
    4.5.4 三阶交调点  87-88
  4.6 总结  88-89
第五章 版图设计与电路测试  89-95
  5.1 射频电路版图设计的注意事项  89-90
  5.2 电路中各模块版图设计  90-92
  5.3 电路测试  92-94
    5.3.1 常见射频参数测量方法  92-93
    5.3.2 测试方案设计  93-94
  5.4 本章小结  94-95
第六章 总结  95-97
致谢  97-98
参考文献  98-104
附录  104

相似论文

  1. CMOS星敏感器图像采集系统研究,V448.2
  2. 低压低功耗CMOS模拟乘法器研究与设计,TN432
  3. CMOS图像传感器AOI设备中的应用,TP212
  4. X波段接收前端研究与设计,TN957.5
  5. 反向天线阵中的相位共轭混频器的设计研究,TN773
  6. 一种低电压无刷直流振动电机驱动芯片设计,TM33
  7. 基于多普勒效应的金属探测器的研究,TN702
  8. 嵌入式智能摄像机硬件设计,TN948.41
  9. 应用于无线传感器网络的2.4GHz CMOS低功耗零中频接收机,TN858
  10. CMOS图像传感器的噪声分析及图像处理,TP212
  11. 北斗卫星导航系统中射频前端电路的研究与设计,TN967.1
  12. 全功能相变存储器芯片设计及后集成工艺研究,TP333
  13. 一种高优值CMOS图像传感器读出电路的设计,TP212
  14. 非制冷红外传感器的读出电路研究,TP212
  15. 高速CMOS智能相机研究,TB852.1
  16. 基于OMAP-L138的多传感器光电测量系统硬件设计,TN29
  17. 红外与CMOS融合的乳癌检测仪研究,TP391.41
  18. 0.18μm CMOSDVB-S.2接收机射频端设计,TN851
  19. 应用于卫星导航射频芯片的低噪声放大器的研究与设计,TN722.3
  20. CMOS图像传感器的并行测试开发,TP212
  21. 并行反馈进位加法器研究,TP332.21

中图分类: > 工业技术 > 无线电电子学、电信技术 > 微电子学、集成电路(IC) > 半导体集成电路(固体电路) > 场效应型
© 2012 www.xueweilunwen.com