学位论文 > 优秀研究生学位论文题录展示

高分辨率数字时间转换器的设计

作 者: 宗士新
导 师: 喻明艳
学 校: 哈尔滨工业大学
专 业: 微电子学与固体电子学
关键词: 时间数字转换器 多路可控环形振荡器 转移误差 噪声整形
分类号: TN402
类 型: 硕士论文
年 份: 2012年
下 载: 27次
引 用: 0次
阅 读: 论文下载
 

内容摘要


随着集成电路的发展,越来越多的电路应用采用集成度高、设计周期短的数字电路实现。这就对模数转换电路的精度、转换速度和功耗等提出更高的要求。从而产生了一种新型模数转换处理技术,即把电压域的信号处理转向时间域的信号处理,于是时间数字转换器应运而生。本文设计的时间数字转换器是采用过采样技术的基于多路可控环形振荡器的时间数字转换器(GRO-TDC)。它具有电路实现简单的特点以及在不需要校准电路的情况下就可获得量化误差和电路不匹配误差的一阶整形。本文首先介绍了时间数字转换器的基本原理,以及几种主要的门延时时间数字转换器和低门延时时间数字转换器的拓扑结构与工作原理,并针对它们的缺点提出本文采用的过采样技术进而给出基于可控环形振荡器的时间数字转换器的拓扑结构。其次,分析了影响一阶噪声整形特性的因素主要是转移误差,建立转移误差的抽象模型,并通过电路仿真验证此模型,进而得出减小转移误差的方法。结合提高分辨率的环形振荡器几种电路结构,提出了本文采用的多路可控环形振荡器,分析其转移误差。然后,从简单的计数器相位处理技术引出寄存器相位处理技术,并在简单基于可控环形振荡器的时间数字转换器中应用此技术,解决信号抖动和计数溢出的障碍,进而在复杂的基于多路可控环形振荡器的时间数字转换器中采用此技术。基于以上工作,完成了本文设计的多路GRO-TDC的整体电路设计。最后,在SMIC0.18μm工艺模型下,给出多路GRO-TDC的版图和仿真结果。本文设计的16位输出多路GRO-TDC实现的功能指标为:分辨率5.5ps,采样率50Msps,动态范围0.2ns-45ns。核心电路面积350μm×390μm,芯片面积840μm×850μm。

全文目录


摘要  4-5
Abstract  5-8
第1章 绪论  8-17
  1.1 课题背景  8
  1.2 国内外研究现状  8-9
  1.3 时间数字转换器的基本原理及结构  9-16
    1.3.1 时间数字转换器的基本原理  9-12
    1.3.2 门延时分辨率时间数字转换器  12-13
    1.3.3 低门延时分辨率时间数字转换器  13-16
  1.4 本文主要研究内容  16-17
第2章 基于可控环形振荡器的时间数字转换器的结构  17-23
  2.1 过采样技术  17-19
  2.2 基于环形振荡器的时间数字转换器  19-21
  2.3 基于可控环形振荡器的时间数字转换器  21-22
  2.4 本章小结  22-23
第3章 多路可控环形振荡器的设计  23-45
  3.1 简单的可控环形振荡器(GRO)结构  23-33
    3.1.1 基于反相器延时链的可控环形振荡器  23-24
    3.1.2 可控环形振荡器转移误差模型  24-27
    3.1.3 转移误差分析  27-31
    3.1.4 死区  31-33
    3.1.5 有效分辨率的提高  33
  3.2 多路可控环形振荡器  33-44
    3.2.1 低于门延时的环形振荡器  33-38
    3.2.2 多路可控环形振荡器的设计  38-41
    3.2.3 多路可控环形振荡器的非线性  41-44
  3.3 本章小结  44-45
第4章 多路可控环形振荡器数据处理逻辑设计  45-56
  4.1 计数器处理技术  45-46
  4.2 有效的数据处理技术  46-52
    4.2.1 相位追踪与频率追踪  47-49
    4.2.2 消抖技术  49-52
  4.3 基于多路可控环形振荡器的时间数字转换器  52-55
    4.3.1 47 级多路环形振荡器的相位处理  52-55
  4.4 本章小结  55-56
第5章 基于多路可控环形振荡器的时间数字转换器版图及仿真结果  56-60
  5.1 基于多路可控环形振荡器的时间数字转换器的版图  56-57
  5.2 仿真结果  57-59
  5.3 本章小结  59-60
结论  60-61
参考文献  61-66
攻读硕士学位期间发表的论文及其它成果  66-68
致谢  68-69
个人简历  69

相似论文

  1. 基于∑-Δ调制的水声信号发射机研究,TN761
  2. 嵌入式高精度NTP网络时间服务器研究与实现,TP393.05
  3. GPS校准的数字式守时钟研究,TN967.1
  4. 应用于音频系统的离散时间16Bit精度Delta Sigma AD转换器设计,TN792
  5. ∑△ADC的数字滤波电路及抖动电路的设计,TN792
  6. 一种新型伪流水线时间—数字转换器系统建模与关键技术的研究,TN792
  7. 高阶过采样delta-sigma DAC设计,TN792
  8. 一种16位音频Sigma-Delta模数转换器的研究与设计,TN792
  9. 基于加法器的全数字守时系统研究,P228.4
  10. 基于时—空关系的时间间隔测量,TM935
  11. 16bit∑△ADC的设计,TN792
  12. 24位高精度∑~△调制ADC数字部分的实现,TN792
  13. 基于音频的16位Sigma-delta AD转换器的研究,TN792
  14. 16位∑-△ADC模拟部分的研究与设计,TN792
  15. 基于Sigma-delta调制技术的16位音频ADC的设计和实现研究,TN792
  16. 12-16位可变输入DAC芯片设计与测试,TN792
  17. 一种基于TDC的时间间隔测量方法的研究,TM935.15
  18. 基于过采样Σ-Δ噪声整形的16位DAC设计和VLSI实现,TN792
  19. ∑-△A/D转换器的设计与研究,TN792
  20. 一种高精度Delta-Sigma型A/D转换器的设计,TN792
  21. Sigma delta ADC IP核设计与实现,TN402

中图分类: > 工业技术 > 无线电电子学、电信技术 > 微电子学、集成电路(IC) > 一般性问题 > 设计
© 2012 www.xueweilunwen.com