学位论文 > 优秀研究生学位论文题录展示

高速高精度模数转换器的设计与实现

作 者: 王煊
导 师: 何乐年
学 校: 浙江大学
专 业: 电路与系统
关键词: 模拟集成电路 模数转换器 流水线 数字校正
分类号: TN792
类 型: 硕士论文
年 份: 2012年
下 载: 235次
引 用: 0次
阅 读: 论文下载
 

内容摘要


随着以软件无线电为代表的无线通信技术,CMOS工艺以及系统芯片SoC的发展,对于模数转换的速度和精度要求不断提高,整个系统的精度由模数转换器所决定。在这些应用中要求模数转换器同时具有高转换速率和高转换精度。流水线模数转换器具有较高的转换精度,同时流水线结构本身具有高速转换的特点,使得流水线模数转换器在高速高精度的应用中体现出极大的优势,已成为混合信号集成电路的一个重要研究方向。高速高精度模数转换器在国际上已经有很多商用芯片,而这一类芯片属于对国内禁运的产品,所以有必要在高速高精度模数转换领域进行研究,探索其设计实现方法。本文分析了流水线模数转换器的主要电路模块,包括主要有采样保持电路,流水线转换级电路,电压参考电路,时钟电路,数字校正电路等,并设计了一款采用TSMC0.18μm混合信号工艺的14位1 OOM采样率的流水线模数转换器原型电路。本文设计的模数转换器原型电路具有以下特点:考虑了包括采样开关的导通阻抗与非线性,使用了CMOS开关,栅电压自举开关等技术;考虑模数转换的高精度和高速要求设计了增益提高运算放大器;考虑电容失配等误差设计了数字校正算法,其中数字校正算法利用了数字电路灵活性高,容易实现复杂功能的特点,可以有效地抑制或校正其非理想特性。本文所设计的14位100M采样率的流水线模数转换器原型芯片中包括了电容翻转采样保持电路,流水线转换级,电压参考电路,以及数字校正电路等部分。经过校正的模数转换器系统仿真达到了70 dB以上的信噪比和90 dB以上的无杂散动态范围;在0.1%电容失配的条件下,数字校正电路可以使无杂散动态范围提高20 dB以上。

全文目录


致谢  4-5
摘要  5-6
Abstract  6-7
目录  7-10
图目录  10-14
表目录  14-15
第1章 引言  15-20
  1.1 研究背景及现状  15-18
  1.2 高速高精度流水线ADC设计挑战  18-19
  1.3 论文安排  19-20
第2章 模数转换器基本原理与转换器结构选择  20-34
  2.1 模数转换器基本原理  20-21
  2.2 模数转换器基本参数  21-26
    2.2.1 静态参数  21-23
    2.2.2 动态参数  23-24
    2.2.3 采样率与转换延迟  24-25
    2.2.4 模数转换器优值系数(Figure of Merit,FOM)  25-26
  2.3 模数转换器分类  26-32
  2.4 高速高精度模数转换器结构选择  32-34
    2.4.1 与逐次逼近比较  32
    2.4.2 与快闪型ADC比较  32-33
    2.4.3. 与Σ-Δ型比较  33-34
第3章 流水线模数转换器技术  34-65
  3.1 流水线模数转换器架构  34-39
  3.2 流水线模数转换器主要非理想特性  39-44
    3.2.1 Sub-ADC中的非理想特性  39-40
    3.2.2 运算放大器的非理想特性  40-43
    3.2.3 电容失配误差  43-44
  3.3 流水线模数转换器关键模块电路  44-61
    3.3.1 开关电容采样电路  44-52
    3.3.2 运算放大器  52-56
    3.3.3 高速比较器  56-58
    3.3.4 参考电压产生电路  58-60
    3.3.5 时钟稳定电路  60-61
  3.4 流水线ADC数字校正技术  61-65
第4章 数字校正14位100MSPS流水线ADC原型设计  65-95
  4.1 系统设计  65-66
  4.2 模块电路设计  66-81
    4.2.1 采样保持电路设计  66-73
    4.2.2 流水线转换级电路设计  73-78
    4.2.3 基准电压模块  78-81
  4.3 前台数字校正算法与电路设计  81-92
    4.3.1 数字校正算法原理  81-84
    4.3.2 数字校正模块划分与实现  84-90
      4.3.2.1 数字校正电路总体性设计  84-85
      4.3.2.2 对流水线转换级的修改  85-87
      4.3.2.3 校正参数获取电路设计  87-88
      4.3.2.4 利用校正参数校正输出结果  88
      4.3.2.5 控制器设计  88-90
    4.3.3 数字校正仿真结果  90-92
  4.4 系统仿真结果  92-93
  4.5 版图设计  93-95
第5章 流水线ADC原型测试  95-106
  5.1 测试系统  97-100
    5.1.1 直流电源  97
    5.1.2 输入信号发生器  97-99
    5.1.3 时钟信号发生器  99
    5.1.4 流水线ADC原型芯片测试板  99
    5.1.5 逻辑分析仪  99
    5.1.6 FPGA板  99-100
    5.1.7 计算机  100
  5.2 测试板(PCB板)  100-103
    5.2.1 流水线ADC原型芯片模块  100-101
    5.2.2 单端/差分转换模块  101
    5.2.3 时钟驱动模块  101-102
    5.2.4 供电模块  102-103
  5.3 PCB版图  103-104
  5.4 测试结果  104-106
第6章 总结与展望  106-107
参考文献  107-111
作者简历  111
在学期间科研成果  111

相似论文

  1. 处理器TI DSP VC33虚拟核的设计与实现,TP332
  2. NBZC公司生产计划系统优化设计,F426.4
  3. 面向混合流水线的任务智能调度系统的研究与实现,TH186
  4. 基于65nm工艺的高性能音频∑△模数转换器的研究与实现,TN792
  5. 抗内部存储单元失效的32位微处理器的研究与实现,TP333
  6. 高效能嵌入式处理器IP核,TP332
  7. 基于MIPS无线通讯设备驱动实现技术,TP368.1
  8. 多通道NANDFlash控制器的设计,TP333
  9. 基于TOC的混合流水线调度方法,F273
  10. 基于TilePro64多核处理器的H.264高清视频解码软件设计,TN919.81
  11. 分布式文件系统客户端的设计与实现,TP338.8
  12. 一种电阻式触摸屏控制器芯片设计,TN402
  13. 14比特100兆采样/秒流水线模数转换器研究与设计,TN792
  14. 乘法器复用的多路FFT处理器研究与设计,TN919.3
  15. 适用于多模无线通信系统中的可配置流水线模数转换器的研究与设计,TN792
  16. 基于EDA技术的经络感传测试系统,R319
  17. 流水线结构模数转换器设计与数字校正技术研究,TN792
  18. 12位高速高精度ADC的研究与设计,TN792
  19. 基于FPGA的软核处理器及DDFS实现,TP332.1
  20. 12bit-100MHz流水线模数转换器关键单元的研究与设计,TN792
  21. 面向低电源电压的高性能流水线模数转换器的研究与实现,TN792

中图分类: > 工业技术 > 无线电电子学、电信技术 > 基本电子电路 > 数字电路 > 数模、数模转换电路
© 2012 www.xueweilunwen.com