学位论文 > 优秀研究生学位论文题录展示

用于高速流水线ADC的快速锁定低抖动时钟占空比电路

作 者: 王静宇
导 师: 朱樟明
学 校: 西安电子科技大学
专 业: 微电子学与固体电子学
关键词: 流水线模数转换器 脉宽调制电路 时钟抖动 电荷泵 CMOS
分类号: TN792
类 型: 硕士论文
年 份: 2013年
下 载: 12次
引 用: 0次
阅 读: 论文下载
 

内容摘要


目前流水线模数转换器凭借其特有的优势在高速高精度领域中得到了广泛应用。然而随着转换位数的增加以及输入信号频率的提高,时钟信号的抖动特性和占空比性能对模数转换器的静态与动态性能的影响越来越关键,因此设计实现提供稳定的50%占空比的低抖动时钟信号的电路越来越受到研究者的重视。论文在分析国内外相关电路设计与研究的基础上,基于延迟锁相环原理提出了一种快速锁定的高精度低抖动CMOS时钟占空比调制电路。提出的系统电路通过仅对单边沿的延迟控制来实现调节输出时钟占空比,从而大幅降低了电路复杂度,减少了因对占空比的调制而引入的时钟抖动。这样的设计有效的保证了整体ADC的动态性能,同时也降低了对外部时钟信号源抖动特性的要求。本文提出新的优化电荷泵,减少非理想因素导致的延迟控制电压纹波以及失配电流,从而保证了输出时钟占空比精度。使用启动电路对系统电路工作状态进行初始化,保证了电路的正常工作并有效减少锁定时间。论文基于SMIC0.18μm3.3V CMOS工艺设计实现时钟占空比调制电路及其关键模块,并在此基础上进行仿真验证。仿真结果显示,该占空比调制电路在50-550MHz频率范围内占空比10%~90%的输入时钟信号,电路在180ns内完成锁定,输出精度为50±1%占空比时钟信号,在250MHz输入时钟信号下,通过眼图分析时钟抖动峰峰值为640fs,均方根时钟抖动73fs。并且通过与现有实现的占空比调制电路相比较,论文所提出的电路在锁定时间、可调输入时钟占空比范围以及输出占空比精度等方面有一定的优势,已成功应用于16位105MSPS流水线模数转换器。

全文目录


摘要  3-4
Abstract  4-7
第一章 绪论  7-11
  1.1 课题研究背景  7
  1.2 占空比调制电路的发展和动态  7-8
  1.3 论文的内容安排  8-11
第二章 基于延迟锁相环原理的占空比调制电路  11-31
  2.1 锁相环的基本工作原理  11-12
  2.2 延迟锁相环的基本工作原理  12-15
    2.2.1 DLL的工作原理  12-13
    2.2.2 DLL的闭环结构分析  13-14
    2.2.3 DLL与PLL的比较  14-15
  2.3 延迟锁相环电路结构分析  15-23
    2.3.1 鉴相器的原理与结构分析  15-16
    2.3.2 电荷泵的结构与动态分析  16-19
    2.3.3 环路滤波器的结构与动态分析  19-20
    2.3.4 脉冲宽度控制级结构与动态分析  20-22
    2.3.5 压控延迟电路结构与动态分析  22-23
  2.4 相位噪声和时钟抖动  23-26
    2.4.1 相位噪声  23-25
    2.4.2 时钟的抖动  25-26
      2.4.2.1 时钟抖动的分类  25-26
  2.5 时钟抖动对模数转换器性能的影响  26-28
  2.6 提高时钟抖动性能方法  28-29
  2.7 小结  29-31
第三章 占空比调制电路设计  31-47
  3.1 占空比调制电路性能指标及结构  31-35
    3.1.1 设计目标及电路参数  31-32
    3.1.2 典型时钟占空比调制电路的结构  32-33
    3.1.3 时钟占空比调制电路的结构  33-34
    3.1.4 占空比调制电路线性模型  34-35
  3.2 时钟边沿产生电路设计  35-38
    3.2.1 时钟产生  35
    3.2.2 时钟下降沿微分电路  35-37
    3.2.3 时钟上升沿微分电路  37-38
  3.3 电荷泵电路  38-43
    3.3.1 传统电荷泵  38-40
    3.3.2 本文电荷泵电路设计  40-43
  3.4 抖动退化放大器、压控延迟电路和缓冲器  43-45
  3.5 启动电路  45-46
  3.6 小结  46-47
第四章 占空比调制电路整体结构及仿真  47-59
  4.1 电荷泵电路  47-50
  4.2 压控延迟电路  50-51
  4.3 系统电路的启动及锁定时间分析  51-53
  4.4 占空比调制电路整体电路功能及性能仿真  53-55
  4.5 系统电路时钟抖动分析  55-57
    4.5.1 占空比调制电路输出时钟抖动特性  55-56
    4.5.2 占空比调制电路整体PVT特性  56
    4.5.3 占空比调制电路整体性能优势  56-57
  4.9 小结  57-59
第五章 占空比调制电路的版图设计  59-63
  5.1 版图设计时需要考虑的因素  59-60
    5.1.1 寄生参数  59
    5.1.2 噪声干扰  59-60
  5.2 占空比调制电路版图设计  60-61
  5.3 小结  61-63
第六章 总结与展望  63-65
致谢  65-67
参考文献  67-71
科研情况  71

相似论文

  1. CMOS星敏感器图像采集系统研究,V448.2
  2. RFID技术在汽车点火线圈生产中的应用研究,TP391.44
  3. 一种2.5GHz锁相环时钟发生器的设计,TN911.8
  4. 14比特100兆采样/秒流水线模数转换器研究与设计,TN792
  5. 移动检测型CIS中低功耗流水线模数转换器的设计,TN792
  6. 相参脉冲雷达数字接收机设计与实现技术,TN957.5
  7. 具有开窗口功能的高帧频CMOS相机的研制,TP391.41
  8. 电网数据采集中的噪声分析与抑制,TP274.2
  9. GPS接收机中频处理平台抗干扰技术研究,TN972
  10. 基于流水线模数转换器的子ADC的研究与设计,TN792
  11. 一种高速流水线结构模数转换器的设计,TN792
  12. CMOS图像传感器中低功耗流水线ADC的设计,TN792
  13. 低电压高性能流水线模数转换器的结构研究与实现,TN792
  14. 一种高速流水线型模数转换器的设计与实现,TN792
  15. 12bit-100MHz流水线模数转换器关键单元的研究与设计,TN792
  16. 适用于多模无线通信系统的可重构流水线模数转换器研究与设计,TN792
  17. RF SOI CMOS工艺器件仿真及电路应用研究,TN386.1
  18. 一种锂离子电池保护模拟前端的充放电控制及驱动设计,TM912
  19. 宽带高精度可变时钟产生方法研究及模块设计,TN74
  20. 低功耗流水线模数转换器的研究与设计,TN792
  21. 流水线模数转换器的研究与设计,TN792

中图分类: > 工业技术 > 无线电电子学、电信技术 > 基本电子电路 > 数字电路 > 数模、数模转换电路
© 2012 www.xueweilunwen.com